在现代存储器中,感测放大器是构成半导体存储芯片(集成电路)电路的组件之一;这个术语本身可以追溯到磁芯存储器[1] 感测放大器是读取电路的一部分,用于从存储器中读取资料时。其作用是感测来自比特线(bitline)表示存储在存储单元中(memory cell)的低功率数据信号(1 或 0),并将小的电压摆动放大成可识别的逻辑准位,以致于数据可以被存储器以外的逻辑器件适当的判读。[2]

参考文献

编辑
  1. ^ PDP-8 Maintenance Manual, Digital Equipment Corporation, F-87, 2/66, 1966; pages 4-1 to 4-13.
  2. ^ A Low-Power SRAM Using Bit-Line Charge-Recycling for Read and Write Operations [1]页面存档备份,存于互联网档案馆), IEEE Journal of Solid-State Circuits, 2010 IEEE